数字电子技术 第2版 🔍
靳孝峰,武超编著, 靳孝峰, 武超主编, 靳孝峰, 武超
北京:北京航空航天大学出版社, 2010, 2010
中文 [zh] · PDF · 302.7MB · 2010 · 📗 未知类型的图书 · 🚀/duxiu/zlibzh · Save
描述
1 (p1): 第1章 绪论 1 (p2): 1.1 电子技术概述 1 (p3): 1.1.1 电子技术的发展和应用 1 (p4): 1.1.2 电子技术基础课程的性质和任务 2 (p5): 1.1.3 数字电子技术课程的特点和学习方法 2 (p6): 1.2 半导体器件及其开关特性 3 (p7): 1.2.1 半导体二极管及其开关特性 7 (p8): 1.2.2 半导体三极管及其开关特性 16 (p9): 1.2.3 MOS管及其开关特性 22 (p10): 1.3 理想集成运算放大器 22 (p11): 1.3.1 集成运算放大器概述 25 (p12): 1.3.2 理想集成运算放大器的工作特点 26 (p13): 1.3.3 理想集成运算放大器的应用 28 (p14): 本章小结 29 (p15): 习题 31 (p16): 第2章 数字逻辑基础 31 (p17): 2.1 数字电路概述 31 (p18): 2.1.1 数字信号和数字电路 31 (p19): 2.1.2 数字电路的分类和特点 32 (p20): 2.1.3 数字电路的研究方法 33 (p21): 2.2 数的进制和二进制代码 33 (p22): 2.2.1 常用的数制 35 (p23): 2.2.2 不同进制数之间的相互转换 37 (p24): 2.2.3 二进制代码 41 (p25): 2.3 逻辑代数及其基本运算 41 (p26): 2.3.1 逻辑代数的逻辑变量和正负逻辑 41 (p27): 2.3.2 逻辑代数的3种基本运算 44 (p28): 2.4 逻辑代数的定律和规则 44 (p29): 2.4.1 逻辑代数的基本公式 45 (p30): 2.4.2 逻辑代数的三大规则 46 (p31): 2.4.3 若干常用公式 47 (p32): 2.5 常用的复合逻辑运算 49 (p33): 2.6 逻辑问题的几种表示方法 50 (p34): 2.6.1 逻辑表达式和逻辑真值表 51 (p35): 2.6.2 逻辑图 52 (p36): 2.6.3 波形图和卡诺图 52 (p37): 2.7 逻辑函数的代数化简法 52 (p38): 2.7.1 逻辑函数化简的意义和最简的概念 53 (p39): 2.7.2 代数化简逻辑函数的常用方法 55 (p40): 2.7.3 逻辑函数表达式不同形式的转换 57 (p41): 2.8 逻辑函数的卡诺图化简法 58 (p42): 2.8.1 逻辑函数的最小项及其最小项表达式 59 (p43): 2.8.2 逻辑函数的最大项及其最大项表达式 60 (p44): 2.8.3 逻辑函数的卡诺图表示方法 62 (p45): 2.8.4 卡诺图化简逻辑函数的方法 66 (p46): 2.8.5 逻辑函数式的无关项 67 (p47): 2.8.6 具有无关项逻辑函数的化简 68 (p48): 本章小结 68 (p49): 习题 70 (p50): 第3章 逻辑门电路 70 (p51): 3.1 逻辑门电路概述 70 (p52): 3.1.1 逻辑门电路的特点及其类型 70 (p53): 3.1.2 3种基本逻辑门电路 73 (p54): 3.2 TTL集成逻辑门电路 73 (p55): 3.2.1 TTL与非门的工作原理 75 (p56): 3.2.2 TTL与非门的电气特性与参数 82 (p57): 3.2.3 改进的TTL与非门 83 (p58): 3.2.4 集电极开路与非门和三态与非门 89 (p59): 3.2.5 TTL数字集成电路的系列和特点 91 (p60): 3.2.6 TTL集成门电路的使用注意事项 93 (p61): 3.3 其他类型的双极型数字集成电路简介 93 (p62): 3.3.1 射极耦合逻辑电路 95 (p63): 3.3.2 集成注入逻辑电路 97 (p64): 3.4 MOS集成逻辑门电路 97 (p65): 3.4.1 CMOS非门 100 (p66): 3.4.2 CMOS传输门和双向模拟开关 101 (p67): 3.4.3 CMOS与非门和或非门...
备用文件名
zlibzh/no-category/靳孝峰,武超编著, 靳孝峰, 武超主编, 靳孝峰, 武超/数字电子技术 第2版_116830179.pdf
备用出版商
Beihang University Press
备用版本
China, People's Republic, China
备用版本
Di 2 ban, Bei jing, 2010
元数据中的注释
Bookmarks: p1 (p1): 第1章 绪论
p2 (p1): 1.1 电子技术概述
p3 (p1): 1.1.1 电子技术的发展和应用
p4 (p1): 1.1.2 电子技术基础课程的性质和任务
p5 (p2): 1.1.3 数字电子技术课程的特点和学习方法
p6 (p2): 1.2 半导体器件及其开关特性
p7 (p3): 1.2.1 半导体二极管及其开关特性
p8 (p7): 1.2.2 半导体三极管及其开关特性
p9 (p16): 1.2.3 MOS管及其开关特性
p10 (p22): 1.3 理想集成运算放大器
p11 (p22): 1.3.1 集成运算放大器概述
p12 (p25): 1.3.2 理想集成运算放大器的工作特点
p13 (p26): 1.3.3 理想集成运算放大器的应用
p14 (p28): 本章小结
p15 (p29): 习题
p16 (p31): 第2章 数字逻辑基础
p17 (p31): 2.1 数字电路概述
p18 (p31): 2.1.1 数字信号和数字电路
p19 (p31): 2.1.2 数字电路的分类和特点
p20 (p32): 2.1.3 数字电路的研究方法
p21 (p33): 2.2 数的进制和二进制代码
p22 (p33): 2.2.1 常用的数制
p23 (p35): 2.2.2 不同进制数之间的相互转换
p24 (p37): 2.2.3 二进制代码
p25 (p41): 2.3 逻辑代数及其基本运算
p26 (p41): 2.3.1 逻辑代数的逻辑变量和正负逻辑
p27 (p41): 2.3.2 逻辑代数的3种基本运算
p28 (p44): 2.4 逻辑代数的定律和规则
p29 (p44): 2.4.1 逻辑代数的基本公式
p30 (p45): 2.4.2 逻辑代数的三大规则
p31 (p46): 2.4.3 若干常用公式
p32 (p47): 2.5 常用的复合逻辑运算
p33 (p49): 2.6 逻辑问题的几种表示方法
p34 (p50): 2.6.1 逻辑表达式和逻辑真值表
p35 (p51): 2.6.2 逻辑图
p36 (p52): 2.6.3 波形图和卡诺图
p37 (p52): 2.7 逻辑函数的代数化简法
p38 (p52): 2.7.1 逻辑函数化简的意义和最简的概念
p39 (p53): 2.7.2 代数化简逻辑函数的常用方法
p40 (p55): 2.7.3 逻辑函数表达式不同形式的转换
p41 (p57): 2.8 逻辑函数的卡诺图化简法
p42 (p58): 2.8.1 逻辑函数的最小项及其最小项表达式
p43 (p59): 2.8.2 逻辑函数的最大项及其最大项表达式
p44 (p60): 2.8.3 逻辑函数的卡诺图表示方法
p45 (p62): 2.8.4 卡诺图化简逻辑函数的方法
p46 (p66): 2.8.5 逻辑函数式的无关项
p47 (p67): 2.8.6 具有无关项逻辑函数的化简
p48 (p68): 本章小结
p49 (p68): 习题
p50 (p70): 第3章 逻辑门电路
p51 (p70): 3.1 逻辑门电路概述
p52 (p70): 3.1.1 逻辑门电路的特点及其类型
p53 (p70): 3.1.2 3种基本逻辑门电路
p54 (p73): 3.2 TTL集成逻辑门电路
p55 (p73): 3.2.1 TTL与非门的工作原理
p56 (p75): 3.2.2 TTL与非门的电气特性与参数
p57 (p82): 3.2.3 改进的TTL与非门
p58 (p83): 3.2.4 集电极开路与非门和三态与非门
p59 (p89): 3.2.5 TTL数字集成电路的系列和特点
p60 (p91): 3.2.6 TTL集成门电路的使用注意事项
p61 (p93): 3.3 其他类型的双极型数字集成电路简介
p62 (p93): 3.3.1 射极耦合逻辑电路
p63 (p95): 3.3.2 集成注入逻辑电路
p64 (p97): 3.4 MOS集成逻辑门电路
p65 (p97): 3.4.1 CMOS非门
p66 (p100): 3.4.2 CMOS传输门和双向模拟开关
p67 (p101): 3.4.3 CMOS与非门和或非门
p68 (p102): 3.4.4 CMOS漏极开路门和三态门
p69 (p103): 3.4.5 CMOS数字集成逻辑电路的系列
p70 (p104): 3.4.6 CMOS逻辑电路的特点
p71 (p105): 3.4.7 CMOS逻辑门电路的使用注意事项
p72 (p107): 3.5 集成逻辑门接口技术
p73 (p107): 3.5.1 用TTL电路驱动CMOS电路
p74 (p108): 3.5.2 用CMOS电路驱动TTL电路
p75 (p109): 3.5.3 TTL(CMOS)电路驱动大电流负载
p76 (p110): 本章小结
p77 (p110): 习题
p78 (p113): 第4章 组合逻辑电路
p79 (p113): 4.1 组合逻辑电路概述
p80 (p113): 4.1.1 组合逻辑电路的特点
p81 (p113): 4.1.2 组合逻辑电路的逻辑功能描述
p82 (p114): 4.1.3 组合逻辑电路的类型和研究方法
p83 (p114): 4.2 组合逻辑电路的分析方法和设计方法
p84 (p114): 4.2.1 组合逻辑电路的分析方法
p85 (p115): 4.2.2 组合逻辑电路的设计方法
p86 (p118): 4.3 组合电路的竞争冒险现象
p87 (p119): 4.3.1 竞争冒险的产生原因
p88 (p119): 4.3.2 竞争冒险的判断和识别
p89 (p120): 4.3.3 竞争冒险的消除
p90 (p121): 4.4 加法器和数值比较器
p91 (p121): 4.4.1 加法器
p92 (p126): 4.4.2 数值比较器
p93 (p129): 4.5 数据选择器和数据分配器
p94 (p129): 4.5.1 数据选择器
p95 (p132): 4.5.2 数据分配器
p96 (p133): 4.6 编码器和译码器
p97 (p133): 4.6.1 编码器
p98 (p140): 4.6.2 译码器
p99 (p147): 4.6.3 集成中规模译码器的应用
p100 (p150): 本章小结
p101 (p150): 习题
p102 (p153): 第5章 触发器
p103 (p153): 5.1 触发器概述
p104 (p153): 5.1.1 触发器的特点
p105 (p153): 5.1.2 触发器的分类
p106 (p154): 5.2 基本RS触发器
p107 (p154): 5.2.1 基本RS触发器的电路结构和工作原理
p108 (p155): 5.2.2 基本RS触发器的功能描述方法
p109 (p156): 5.2.3 基本RS触发器的工作特点
p110 (p157): 5.3 同步时钟触发器
p111 (p157): 5.3.1 同步RS触发器
p112 (p158): 5.3.2 同步D触发器
p113 (p159): 5.3.3 同步JK触发器
p114 (p159): 5.3.4 同步T触发器和T′触发器
p115 (p160): 5.3.5 同步触发器的工作特点
p116 (p160): 5.4 主从时钟触发器
p117 (p161): 5.4.1 主从RS触发器
p118 (p162): 5.4.2 主从JK触发器
p119 (p163): 5.4.3 主从触发器的工作特点
p120 (p163): 5.5 边沿触发器
p121 (p164): 5.5.1 维持-阻塞式D触发器
p122 (p165): 5.5.2 利用门延迟时间的边沿触发器
p123 (p166): 5.5.3 CMOS传输门型边沿触发器
p124 (p168): 5.5.4 集成边沿触发器介绍
p125 (p169): 5.5.5 边沿触发器时序图的画法
p126 (p170): 5.6 集成触发器使用中应注意的几个问题
p127 (p170): 5.6.1 集成触发器的脉冲工作特性
p128 (p172): 5.6.2 集成触发器的参数
p129 (p173): 5.6.3 电路结构和逻辑功能的关系
p130 (p174): 5.6.4 触发器的选择和使用
p131 (p174): 5.6.5 不同类型时钟触发器之间的转换
p132 (p176): 本章小结
p133 (p176): 习题
p134 (p179): 第6章 时序逻辑电路
p135 (p179): 6.1 时序逻辑电路概述
p136 (p179): 6.1.1 时序逻辑电路的概念和特点
p137 (p180): 6.1.2 时序逻辑电路的分类
p138 (p180): 6.1.3 时序逻辑电路的功能描述
p139 (p181): 6.2 时序逻辑电路的分析方法
p140 (p181): 6.2.1 分析时序逻辑电路的一般步骤
p141 (p182): 6.2.2 时序逻辑电路分析举例
p142 (p186): 6.3 计数器
p143 (p187): 6.3.1 二进制计数器
p144 (p192): 6.3.2 十进制计数器
p145 (p196): 6.3.3 集成计数器
p146 (p201): 6.3.4 任意进制计数器的构成
p147 (p208): 6.3.5 计数器的应用
p148 (p210): 6.4 寄存器
p149 (p211): 6.4.1 状态寄存器
p150 (p212): 6.4.2 移位寄存器
p151 (p215): 6.4.3 移位寄存器在数据传送系统中的应用
p152 (p215): 6.4.4 移位寄存器构成移存型计数器
p153 (p219): 6.5 顺序脉冲发生器和序列信号发生器
p154 (p219): 6.5.1 顺序脉冲发生器
p155 (p222): 6.5.2 序列信号发生器
p156 (p223): 6.6 时序逻辑电路的设计
p157 (p224): 6.6.1 同步时序逻辑电路设计的一般步骤
p158 (p225): 6.6.2 同步时序逻辑电路设计举例
p159 (p230): 6.7 时序逻辑电路中的竞争冒险
p160 (p231): 本章小结
p161 (p232): 习题
p162 (p235): 第7章 脉冲信号的产生与整形
p163 (p235): 7.1 概述
p164 (p235): 7.1.1 脉冲信号的特点及主要参数
p165 (p235): 7.1.2 脉冲产生与整形电路的特点
p166 (p236): 7.2 施密特触发器
p167 (p236): 7.2.1 门电路构成的施密特触发器
p168 (p238): 7.2.2 集成施密特触发器
p169 (p238): 7.2.3 施密特触发器的应用
p170 (p240): 7.3 单稳态触发器
p171 (p240): 7.3.1 门电路构成的单稳态触发器
p172 (p242): 7.3.2 集成单稳态触发器
p173 (p243): 7.3.3 单稳态触发器的应用
p174 (p244): 7.4 多谐振荡器
p175 (p244): 7.4.1 门电路构成的多谐振荡器
p176 (p246): 7.4.2 石英晶体多谐振荡器
p177 (p247): 7.4.3 施密特触发器构成的多谐振荡器
p178 (p248): 7.5 555定时器及其应用
p179 (p248): 7.5.1 CC7555的电路结构和工作原理
p180 (p250): 7.5.2 555定时器构成的施密特触发器
p181 (p251): 7.5.3 555定时器构成的单稳态触发器
p182 (p253): 7.5.4 555定时器构成的多谐振荡器
p183 (p255): 7.5.5 555定时器综合应用实例
p184 (p257): 本章小结
p185 (p257): 习题
p186 (p259): 第8章 半导体存储器
p187 (p259): 8.1 半导体存储器概述
p188 (p259): 8.2 只读存储器
p189 (p260): 8.2.1 掩模ROM
p190 (p262): 8.2.2 可编程只读存储器
p191 (p263): 8.2.3 可擦除可编程只读存储器
p192 (p267): 8.2.4 只读存储器芯片简介
p193 (p267): 8.3 随机存储器
p194 (p267): 8.3.1 RAM的基本电路结构
p195 (p269): 8.3.2 RAM的存储单元
p196 (p272): 8.3.3 RAM芯片简介
p197 (p273): 8.4 存储器容量的扩展
p198 (p273): 8.4.1 位数的扩展
p199 (p273): 8.4.2 字数的扩展
p200 (p274): 8.4.3 RAM的字数、位数同时扩展
p201 (p275): 8.5 存储器的应用
p202 (p275): 8.5.1 存储器实现组合逻辑函数
p203 (p277): 8.5.2 存储数据、程序
p204 (p278): 本章小结
p205 (p278): 习题
p206 (p280): 第9章 D/A转换和A/D转换
p207 (p280): 9.1 概述
p208 (p281): 9.2 D/A转换器
p209 (p281): 9.2.1 D/A转换器的基本工作原理
p210 (p281): 9.2.2 D/A转换器的主要电路形式
p211 (p285): 9.2.3 D/A转换器的主要技术指标
p212 (p285): 9.2.4 常用集成D/A转换器简介
p213 (p288): 9.3 A/D转换器
p214 (p288): 9.3.1 A/D转换器的基本工作过程
p215 (p290): 9.3.2 A/D转换器的主要电路形式
p216 (p299): 9.3.3 A/D转换器的主要技术指标
p217 (p300): 9.3.4 集成A/D转换电路
p218 (p304): 本章小结
p219 (p305): 习题
p220 (p306): 第10章 可编程逻辑器件
p221 (p306): 10.1 概述
p222 (p307): 10.2 可编程逻辑器件的基本结构和表示方法
p223 (p308): 10.2.1 PLD的基本结构
p224 (p308): 10.2.2 PLD器件的表示方法
p225 (p309): 10.3 现场可编程逻辑阵列
p226 (p309): 10.3.1 PROM的结构
p227 (p310): 10.3.2 FPLA结构
p228 (p311): 10.3.3 FPLA器件的应用
p229 (p312): 10.4 可编程阵列逻辑PAL
p230 (p312): 10.4.1 PAL的基本电路结构
p231 (p313): 10.4.2 PAL的输出电路结构和反馈形式
p232 (p315): 10.4.3 PAL器件的应用
p233 (p319): 10.4.4 PAL的特点
p234 (p319): 10.5 通用阵列逻辑GAL
p235 (p319): 10.5.1 常用GAL芯片的结构
p236 (p322): 10.5.2 GAL的输出逻辑宏单元
p237 (p326): 10.5.3 GAL器件的特点
p238 (p327): 10.6 高密度PLD
p239 (p327): 10.6.1 可擦除的可编程逻辑器件
p240 (p330): 10.6.2 复杂的可编程逻辑器件
p241 (p333): 10.6.3 现场可编程门阵列
p242 (p337): 10.7 可编程逻辑器件的开发
p243 (p337): 10.7.1 在系统可编程技术
p244 (p338): 10.7.2 可编程逻辑器件的设计过程
p245 (p340): 10.7.3 边界扫描测试技术
p246 (p341): 本章小结
p247 (p342): 习题
p248 (p343): 第11章 硬件描述语言
p249 (p343): 11.1 EDA技术概述
p250 (p343): 11.1.1 EDA技术及发展
p251 (p344): 11.1.2 EDA技术的主要内容
p252 (p345): 11.1.3 EDA设计流程
p253 (p347): 11.1.4 EDA的原理图设计方法
p254 (p355): 11.2 硬件描述语言VHDL
p255 (p357): 11.2.1 VHDL设计实体的基本结构
p256 (p358): 11.2.2 VHDL语言要素
p257 (p365): 11.2.3 VHDL顺序语句
p258 (p373): 11.2.4 VHDL并行语句
p259 (p378): 11.3 VHDL设计流程实例
p260 (p379): 11.3.1 编辑VHDL源程序
p261 (p381): 11.3.2 设计8位计数显示译码电路顶层文件
p262 (p382): 11.3.3 编译顶层设计文件
p263 (p382): 11.3.4 仿真顶层设计文件
p264 (p383): 11.3.5 下载顶层设计文件
p265 (p383): 本章小结
p266 (p383): 习题
p267 (p386): 附录A 数字电路系统的设计
p268 (p386): A.1 数字电路系统的组成
p269 (p387): A.2 数字电路系统的方框图描述法
p270 (p387): A.3 多路可编程控制器的设计与制作
p271 (p387): A.3.1 多路可编程控制器的电路设计
p272 (p390): A.3.2 电路制作与测试
p273 (p392): A.4 数字频率计的设计与制作
p274 (p392): A.4.1 数字频率计电路设计
p275 (p395): A.4.2 数字频率计的制作与调试
p276 (p396): A.5 数字电路系统设计与制作的一般方法
p277 (p396): A.5.1 数字电路系统设计的一般方法
p278 (p398): A.5.2 数字电路系统的安装与调试
p279 (p400): 附录B 数字系统一般故障的检查和排除
p280 (p400): B.1 常见故障
p281 (p401): B.2 产生故障的主要原因
p282 (p401): B.3 查找故障的常用方法
p283 (p403): B.4 故障的排除
p284 (p404): 附录C 国产半导体集成电路型号命名法(GB3430—82)
p285 (p404): C.1 型号的组成
p286 (p404): C.2 实际器件举例
p287 (p405): 附录D 本书常用文字符号
p288 (p405): D.1 晶体管符号
p289 (p405): D.2 电压、电流和功率符号
p290 (p407): D.3 电阻、电导和电容符号
p291 (p407): D.4 时间和频率符号
p292 (p408): D.5 逻辑器件及其他符号
p293 (p409): D.6 其他参数符号
p294 (p410): 参考文献
p2 (p1): 1.1 电子技术概述
p3 (p1): 1.1.1 电子技术的发展和应用
p4 (p1): 1.1.2 电子技术基础课程的性质和任务
p5 (p2): 1.1.3 数字电子技术课程的特点和学习方法
p6 (p2): 1.2 半导体器件及其开关特性
p7 (p3): 1.2.1 半导体二极管及其开关特性
p8 (p7): 1.2.2 半导体三极管及其开关特性
p9 (p16): 1.2.3 MOS管及其开关特性
p10 (p22): 1.3 理想集成运算放大器
p11 (p22): 1.3.1 集成运算放大器概述
p12 (p25): 1.3.2 理想集成运算放大器的工作特点
p13 (p26): 1.3.3 理想集成运算放大器的应用
p14 (p28): 本章小结
p15 (p29): 习题
p16 (p31): 第2章 数字逻辑基础
p17 (p31): 2.1 数字电路概述
p18 (p31): 2.1.1 数字信号和数字电路
p19 (p31): 2.1.2 数字电路的分类和特点
p20 (p32): 2.1.3 数字电路的研究方法
p21 (p33): 2.2 数的进制和二进制代码
p22 (p33): 2.2.1 常用的数制
p23 (p35): 2.2.2 不同进制数之间的相互转换
p24 (p37): 2.2.3 二进制代码
p25 (p41): 2.3 逻辑代数及其基本运算
p26 (p41): 2.3.1 逻辑代数的逻辑变量和正负逻辑
p27 (p41): 2.3.2 逻辑代数的3种基本运算
p28 (p44): 2.4 逻辑代数的定律和规则
p29 (p44): 2.4.1 逻辑代数的基本公式
p30 (p45): 2.4.2 逻辑代数的三大规则
p31 (p46): 2.4.3 若干常用公式
p32 (p47): 2.5 常用的复合逻辑运算
p33 (p49): 2.6 逻辑问题的几种表示方法
p34 (p50): 2.6.1 逻辑表达式和逻辑真值表
p35 (p51): 2.6.2 逻辑图
p36 (p52): 2.6.3 波形图和卡诺图
p37 (p52): 2.7 逻辑函数的代数化简法
p38 (p52): 2.7.1 逻辑函数化简的意义和最简的概念
p39 (p53): 2.7.2 代数化简逻辑函数的常用方法
p40 (p55): 2.7.3 逻辑函数表达式不同形式的转换
p41 (p57): 2.8 逻辑函数的卡诺图化简法
p42 (p58): 2.8.1 逻辑函数的最小项及其最小项表达式
p43 (p59): 2.8.2 逻辑函数的最大项及其最大项表达式
p44 (p60): 2.8.3 逻辑函数的卡诺图表示方法
p45 (p62): 2.8.4 卡诺图化简逻辑函数的方法
p46 (p66): 2.8.5 逻辑函数式的无关项
p47 (p67): 2.8.6 具有无关项逻辑函数的化简
p48 (p68): 本章小结
p49 (p68): 习题
p50 (p70): 第3章 逻辑门电路
p51 (p70): 3.1 逻辑门电路概述
p52 (p70): 3.1.1 逻辑门电路的特点及其类型
p53 (p70): 3.1.2 3种基本逻辑门电路
p54 (p73): 3.2 TTL集成逻辑门电路
p55 (p73): 3.2.1 TTL与非门的工作原理
p56 (p75): 3.2.2 TTL与非门的电气特性与参数
p57 (p82): 3.2.3 改进的TTL与非门
p58 (p83): 3.2.4 集电极开路与非门和三态与非门
p59 (p89): 3.2.5 TTL数字集成电路的系列和特点
p60 (p91): 3.2.6 TTL集成门电路的使用注意事项
p61 (p93): 3.3 其他类型的双极型数字集成电路简介
p62 (p93): 3.3.1 射极耦合逻辑电路
p63 (p95): 3.3.2 集成注入逻辑电路
p64 (p97): 3.4 MOS集成逻辑门电路
p65 (p97): 3.4.1 CMOS非门
p66 (p100): 3.4.2 CMOS传输门和双向模拟开关
p67 (p101): 3.4.3 CMOS与非门和或非门
p68 (p102): 3.4.4 CMOS漏极开路门和三态门
p69 (p103): 3.4.5 CMOS数字集成逻辑电路的系列
p70 (p104): 3.4.6 CMOS逻辑电路的特点
p71 (p105): 3.4.7 CMOS逻辑门电路的使用注意事项
p72 (p107): 3.5 集成逻辑门接口技术
p73 (p107): 3.5.1 用TTL电路驱动CMOS电路
p74 (p108): 3.5.2 用CMOS电路驱动TTL电路
p75 (p109): 3.5.3 TTL(CMOS)电路驱动大电流负载
p76 (p110): 本章小结
p77 (p110): 习题
p78 (p113): 第4章 组合逻辑电路
p79 (p113): 4.1 组合逻辑电路概述
p80 (p113): 4.1.1 组合逻辑电路的特点
p81 (p113): 4.1.2 组合逻辑电路的逻辑功能描述
p82 (p114): 4.1.3 组合逻辑电路的类型和研究方法
p83 (p114): 4.2 组合逻辑电路的分析方法和设计方法
p84 (p114): 4.2.1 组合逻辑电路的分析方法
p85 (p115): 4.2.2 组合逻辑电路的设计方法
p86 (p118): 4.3 组合电路的竞争冒险现象
p87 (p119): 4.3.1 竞争冒险的产生原因
p88 (p119): 4.3.2 竞争冒险的判断和识别
p89 (p120): 4.3.3 竞争冒险的消除
p90 (p121): 4.4 加法器和数值比较器
p91 (p121): 4.4.1 加法器
p92 (p126): 4.4.2 数值比较器
p93 (p129): 4.5 数据选择器和数据分配器
p94 (p129): 4.5.1 数据选择器
p95 (p132): 4.5.2 数据分配器
p96 (p133): 4.6 编码器和译码器
p97 (p133): 4.6.1 编码器
p98 (p140): 4.6.2 译码器
p99 (p147): 4.6.3 集成中规模译码器的应用
p100 (p150): 本章小结
p101 (p150): 习题
p102 (p153): 第5章 触发器
p103 (p153): 5.1 触发器概述
p104 (p153): 5.1.1 触发器的特点
p105 (p153): 5.1.2 触发器的分类
p106 (p154): 5.2 基本RS触发器
p107 (p154): 5.2.1 基本RS触发器的电路结构和工作原理
p108 (p155): 5.2.2 基本RS触发器的功能描述方法
p109 (p156): 5.2.3 基本RS触发器的工作特点
p110 (p157): 5.3 同步时钟触发器
p111 (p157): 5.3.1 同步RS触发器
p112 (p158): 5.3.2 同步D触发器
p113 (p159): 5.3.3 同步JK触发器
p114 (p159): 5.3.4 同步T触发器和T′触发器
p115 (p160): 5.3.5 同步触发器的工作特点
p116 (p160): 5.4 主从时钟触发器
p117 (p161): 5.4.1 主从RS触发器
p118 (p162): 5.4.2 主从JK触发器
p119 (p163): 5.4.3 主从触发器的工作特点
p120 (p163): 5.5 边沿触发器
p121 (p164): 5.5.1 维持-阻塞式D触发器
p122 (p165): 5.5.2 利用门延迟时间的边沿触发器
p123 (p166): 5.5.3 CMOS传输门型边沿触发器
p124 (p168): 5.5.4 集成边沿触发器介绍
p125 (p169): 5.5.5 边沿触发器时序图的画法
p126 (p170): 5.6 集成触发器使用中应注意的几个问题
p127 (p170): 5.6.1 集成触发器的脉冲工作特性
p128 (p172): 5.6.2 集成触发器的参数
p129 (p173): 5.6.3 电路结构和逻辑功能的关系
p130 (p174): 5.6.4 触发器的选择和使用
p131 (p174): 5.6.5 不同类型时钟触发器之间的转换
p132 (p176): 本章小结
p133 (p176): 习题
p134 (p179): 第6章 时序逻辑电路
p135 (p179): 6.1 时序逻辑电路概述
p136 (p179): 6.1.1 时序逻辑电路的概念和特点
p137 (p180): 6.1.2 时序逻辑电路的分类
p138 (p180): 6.1.3 时序逻辑电路的功能描述
p139 (p181): 6.2 时序逻辑电路的分析方法
p140 (p181): 6.2.1 分析时序逻辑电路的一般步骤
p141 (p182): 6.2.2 时序逻辑电路分析举例
p142 (p186): 6.3 计数器
p143 (p187): 6.3.1 二进制计数器
p144 (p192): 6.3.2 十进制计数器
p145 (p196): 6.3.3 集成计数器
p146 (p201): 6.3.4 任意进制计数器的构成
p147 (p208): 6.3.5 计数器的应用
p148 (p210): 6.4 寄存器
p149 (p211): 6.4.1 状态寄存器
p150 (p212): 6.4.2 移位寄存器
p151 (p215): 6.4.3 移位寄存器在数据传送系统中的应用
p152 (p215): 6.4.4 移位寄存器构成移存型计数器
p153 (p219): 6.5 顺序脉冲发生器和序列信号发生器
p154 (p219): 6.5.1 顺序脉冲发生器
p155 (p222): 6.5.2 序列信号发生器
p156 (p223): 6.6 时序逻辑电路的设计
p157 (p224): 6.6.1 同步时序逻辑电路设计的一般步骤
p158 (p225): 6.6.2 同步时序逻辑电路设计举例
p159 (p230): 6.7 时序逻辑电路中的竞争冒险
p160 (p231): 本章小结
p161 (p232): 习题
p162 (p235): 第7章 脉冲信号的产生与整形
p163 (p235): 7.1 概述
p164 (p235): 7.1.1 脉冲信号的特点及主要参数
p165 (p235): 7.1.2 脉冲产生与整形电路的特点
p166 (p236): 7.2 施密特触发器
p167 (p236): 7.2.1 门电路构成的施密特触发器
p168 (p238): 7.2.2 集成施密特触发器
p169 (p238): 7.2.3 施密特触发器的应用
p170 (p240): 7.3 单稳态触发器
p171 (p240): 7.3.1 门电路构成的单稳态触发器
p172 (p242): 7.3.2 集成单稳态触发器
p173 (p243): 7.3.3 单稳态触发器的应用
p174 (p244): 7.4 多谐振荡器
p175 (p244): 7.4.1 门电路构成的多谐振荡器
p176 (p246): 7.4.2 石英晶体多谐振荡器
p177 (p247): 7.4.3 施密特触发器构成的多谐振荡器
p178 (p248): 7.5 555定时器及其应用
p179 (p248): 7.5.1 CC7555的电路结构和工作原理
p180 (p250): 7.5.2 555定时器构成的施密特触发器
p181 (p251): 7.5.3 555定时器构成的单稳态触发器
p182 (p253): 7.5.4 555定时器构成的多谐振荡器
p183 (p255): 7.5.5 555定时器综合应用实例
p184 (p257): 本章小结
p185 (p257): 习题
p186 (p259): 第8章 半导体存储器
p187 (p259): 8.1 半导体存储器概述
p188 (p259): 8.2 只读存储器
p189 (p260): 8.2.1 掩模ROM
p190 (p262): 8.2.2 可编程只读存储器
p191 (p263): 8.2.3 可擦除可编程只读存储器
p192 (p267): 8.2.4 只读存储器芯片简介
p193 (p267): 8.3 随机存储器
p194 (p267): 8.3.1 RAM的基本电路结构
p195 (p269): 8.3.2 RAM的存储单元
p196 (p272): 8.3.3 RAM芯片简介
p197 (p273): 8.4 存储器容量的扩展
p198 (p273): 8.4.1 位数的扩展
p199 (p273): 8.4.2 字数的扩展
p200 (p274): 8.4.3 RAM的字数、位数同时扩展
p201 (p275): 8.5 存储器的应用
p202 (p275): 8.5.1 存储器实现组合逻辑函数
p203 (p277): 8.5.2 存储数据、程序
p204 (p278): 本章小结
p205 (p278): 习题
p206 (p280): 第9章 D/A转换和A/D转换
p207 (p280): 9.1 概述
p208 (p281): 9.2 D/A转换器
p209 (p281): 9.2.1 D/A转换器的基本工作原理
p210 (p281): 9.2.2 D/A转换器的主要电路形式
p211 (p285): 9.2.3 D/A转换器的主要技术指标
p212 (p285): 9.2.4 常用集成D/A转换器简介
p213 (p288): 9.3 A/D转换器
p214 (p288): 9.3.1 A/D转换器的基本工作过程
p215 (p290): 9.3.2 A/D转换器的主要电路形式
p216 (p299): 9.3.3 A/D转换器的主要技术指标
p217 (p300): 9.3.4 集成A/D转换电路
p218 (p304): 本章小结
p219 (p305): 习题
p220 (p306): 第10章 可编程逻辑器件
p221 (p306): 10.1 概述
p222 (p307): 10.2 可编程逻辑器件的基本结构和表示方法
p223 (p308): 10.2.1 PLD的基本结构
p224 (p308): 10.2.2 PLD器件的表示方法
p225 (p309): 10.3 现场可编程逻辑阵列
p226 (p309): 10.3.1 PROM的结构
p227 (p310): 10.3.2 FPLA结构
p228 (p311): 10.3.3 FPLA器件的应用
p229 (p312): 10.4 可编程阵列逻辑PAL
p230 (p312): 10.4.1 PAL的基本电路结构
p231 (p313): 10.4.2 PAL的输出电路结构和反馈形式
p232 (p315): 10.4.3 PAL器件的应用
p233 (p319): 10.4.4 PAL的特点
p234 (p319): 10.5 通用阵列逻辑GAL
p235 (p319): 10.5.1 常用GAL芯片的结构
p236 (p322): 10.5.2 GAL的输出逻辑宏单元
p237 (p326): 10.5.3 GAL器件的特点
p238 (p327): 10.6 高密度PLD
p239 (p327): 10.6.1 可擦除的可编程逻辑器件
p240 (p330): 10.6.2 复杂的可编程逻辑器件
p241 (p333): 10.6.3 现场可编程门阵列
p242 (p337): 10.7 可编程逻辑器件的开发
p243 (p337): 10.7.1 在系统可编程技术
p244 (p338): 10.7.2 可编程逻辑器件的设计过程
p245 (p340): 10.7.3 边界扫描测试技术
p246 (p341): 本章小结
p247 (p342): 习题
p248 (p343): 第11章 硬件描述语言
p249 (p343): 11.1 EDA技术概述
p250 (p343): 11.1.1 EDA技术及发展
p251 (p344): 11.1.2 EDA技术的主要内容
p252 (p345): 11.1.3 EDA设计流程
p253 (p347): 11.1.4 EDA的原理图设计方法
p254 (p355): 11.2 硬件描述语言VHDL
p255 (p357): 11.2.1 VHDL设计实体的基本结构
p256 (p358): 11.2.2 VHDL语言要素
p257 (p365): 11.2.3 VHDL顺序语句
p258 (p373): 11.2.4 VHDL并行语句
p259 (p378): 11.3 VHDL设计流程实例
p260 (p379): 11.3.1 编辑VHDL源程序
p261 (p381): 11.3.2 设计8位计数显示译码电路顶层文件
p262 (p382): 11.3.3 编译顶层设计文件
p263 (p382): 11.3.4 仿真顶层设计文件
p264 (p383): 11.3.5 下载顶层设计文件
p265 (p383): 本章小结
p266 (p383): 习题
p267 (p386): 附录A 数字电路系统的设计
p268 (p386): A.1 数字电路系统的组成
p269 (p387): A.2 数字电路系统的方框图描述法
p270 (p387): A.3 多路可编程控制器的设计与制作
p271 (p387): A.3.1 多路可编程控制器的电路设计
p272 (p390): A.3.2 电路制作与测试
p273 (p392): A.4 数字频率计的设计与制作
p274 (p392): A.4.1 数字频率计电路设计
p275 (p395): A.4.2 数字频率计的制作与调试
p276 (p396): A.5 数字电路系统设计与制作的一般方法
p277 (p396): A.5.1 数字电路系统设计的一般方法
p278 (p398): A.5.2 数字电路系统的安装与调试
p279 (p400): 附录B 数字系统一般故障的检查和排除
p280 (p400): B.1 常见故障
p281 (p401): B.2 产生故障的主要原因
p282 (p401): B.3 查找故障的常用方法
p283 (p403): B.4 故障的排除
p284 (p404): 附录C 国产半导体集成电路型号命名法(GB3430—82)
p285 (p404): C.1 型号的组成
p286 (p404): C.2 实际器件举例
p287 (p405): 附录D 本书常用文字符号
p288 (p405): D.1 晶体管符号
p289 (p405): D.2 电压、电流和功率符号
p290 (p407): D.3 电阻、电导和电容符号
p291 (p407): D.4 时间和频率符号
p292 (p408): D.5 逻辑器件及其他符号
p293 (p409): D.6 其他参数符号
p294 (p410): 参考文献
元数据中的注释
related_files:
filepath:《数字电子技术 第2版》_12720106.zip — md5:4515fb14172fb2bce64c90a4a2efc0f6 — filesize:261569763
filepath:12720106_数字电子技术.第2版.zip — md5:e009e3b0f880f3b683535668d6ca0e32 — filesize:261777578
filepath:12720106.zip — md5:a1ab98a83ffbf4f4a9d0e7eca2fb78ba — filesize:261394318
filepath:12720106.rar — md5:881e370dc8d76ec47d16461f0350ed99 — filesize:245676828
filepath:12720106.zip — md5:3ed8b1932o005547a3d83ddd207b2a03 — filesize:261394318
filepath:/读秀/读秀3.0/读秀/3.0/3.0旧版/其余书库等多个文件/资料030/《数字电子技术 第2版》_12720106.zip
filepath:/读秀/读秀3.0/读秀/3.0/3.0新/其余书库等多个文件/0015/e路有你4(1)/98/12720106.zip
filepath:/读秀/读秀4.0/读秀/4.0/数据库28-3/《数字电子技术 第2版》_12720106.zip
filepath:《数字电子技术 第2版》_12720106.zip — md5:4515fb14172fb2bce64c90a4a2efc0f6 — filesize:261569763
filepath:12720106_数字电子技术.第2版.zip — md5:e009e3b0f880f3b683535668d6ca0e32 — filesize:261777578
filepath:12720106.zip — md5:a1ab98a83ffbf4f4a9d0e7eca2fb78ba — filesize:261394318
filepath:12720106.rar — md5:881e370dc8d76ec47d16461f0350ed99 — filesize:245676828
filepath:12720106.zip — md5:3ed8b1932o005547a3d83ddd207b2a03 — filesize:261394318
filepath:/读秀/读秀3.0/读秀/3.0/3.0旧版/其余书库等多个文件/资料030/《数字电子技术 第2版》_12720106.zip
filepath:/读秀/读秀3.0/读秀/3.0/3.0新/其余书库等多个文件/0015/e路有你4(1)/98/12720106.zip
filepath:/读秀/读秀4.0/读秀/4.0/数据库28-3/《数字电子技术 第2版》_12720106.zip
备用描述
本书包括数字逻辑基础,逻辑门电路,组合逻辑电路,触发器,时序逻辑电路,脉冲信号的产生与整形,半导体存储器,D/A和A/D转换,可编程逻辑器件以及硬件描述语言等内容
开源日期
2024-06-13
🚀 快速下载
成为会员以支持书籍、论文等的长期保存。为了感谢您对我们的支持,您将获得高速下载权益。❤️
如果您在本月捐款,您将获得双倍的快速下载次数。
🐢 低速下载
由可信的合作方提供。 更多信息请参见常见问题解答。 (可能需要验证浏览器——无限次下载!)
- 低速服务器(合作方提供) #1 (稍快但需要排队)
- 低速服务器(合作方提供) #2 (稍快但需要排队)
- 低速服务器(合作方提供) #3 (稍快但需要排队)
- 低速服务器(合作方提供) #4 (稍快但需要排队)
- 低速服务器(合作方提供) #5 (无需排队,但可能非常慢)
- 低速服务器(合作方提供) #6 (无需排队,但可能非常慢)
- 低速服务器(合作方提供) #7 (无需排队,但可能非常慢)
- 低速服务器(合作方提供) #8 (无需排队,但可能非常慢)
- 低速服务器(合作方提供) #9 (无需排队,但可能非常慢)
- 下载后: 在我们的查看器中打开
所有选项下载的文件都相同,应该可以安全使用。即使这样,从互联网下载文件时始终要小心。例如,确保您的设备更新及时。
外部下载
-
对于大文件,我们建议使用下载管理器以防止中断。
推荐的下载管理器:JDownloader -
您将需要一个电子书或 PDF 阅读器来打开文件,具体取决于文件格式。
推荐的电子书阅读器:Anna的档案在线查看器、ReadEra和Calibre -
使用在线工具进行格式转换。
推荐的转换工具:CloudConvert和PrintFriendly -
您可以将 PDF 和 EPUB 文件发送到您的 Kindle 或 Kobo 电子阅读器。
推荐的工具:亚马逊的“发送到 Kindle”和djazz 的“发送到 Kobo/Kindle” -
支持作者和图书馆
✍️ 如果您喜欢这个并且能够负担得起,请考虑购买原版,或直接支持作者。
📚 如果您当地的图书馆有这本书,请考虑在那里免费借阅。
下面的文字仅以英文继续。
总下载量:
“文件的MD5”是根据文件内容计算出的哈希值,并且基于该内容具有相当的唯一性。我们这里索引的所有影子图书馆都主要使用MD5来标识文件。
一个文件可能会出现在多个影子图书馆中。有关我们编译的各种数据集的信息,请参见数据集页面。
有关此文件的详细信息,请查看其JSON 文件。 Live/debug JSON version. Live/debug page.